# 实验三 计数器及其应用

## 一. 实验目的

- 1. 熟悉计数器的工作原理,掌握 MSI 计数器逻辑功能及其应用。
- 2. 掌握计数器的级联方法,并会用 MSI 计数器实现任意进制计数器。
- 3. 会用 MAX+PLUS II 系统软件进行任意进制计数器的设计。

# 二、实验器材

- 1. 74LS00 四 2 输入与非门
- 2. 74LS20 双 4 输入与非门
- 3. 74LS161 同步二进制可预置计数器
- 4. 74LS290 异步 2-5-10 进制计数器

#### 三、实验原理

计数器是一种使用相当广泛的功能器件,现在无论是 TTL 还是 CMOS 集成电路,都有品种齐全的 MSI 计数器。

计数器是一种时序电路,工作方式可分为同步和异步两种。

计数器按计数制可分为二进制,十进制和任意进制计数器;按计数方式可分为加法、减 法和可逆计数器。

下面介绍几种常用的 MSI 计数器及其应用

## (一)同步计数器

同步计数器是将计数脉冲同时引入到各级触发器,当输入计数时钟脉冲触发时,各级触发器的状态同时发生转移。这类计数器有四位二进制可予置计数器、十进制可予置计数器和可予置可逆计数器等,常用的74LS160为十进制计数器,直接清除;161为二进制计数器,直接清除;162为十进制计数器,同步清除;163为二进制计数器,同步清除。两个高电平有效允许输入P和T及动态进位输出使计数器易于级联;T允许动态进位输出;在允许态若计数器处于最大值的状态,动态进位输出变为高电平;对于160和162,动态进位输出

=T $Q_A \overline{Q_B} \overline{Q_C} Q_D$ ; 对于 161 和 163,动态进位输出=T $Q_A Q_B Q_C Q_D$ 。

功能表 (160/161)

|    | 输出 |    |   |   |     |
|----|----|----|---|---|-----|
| 时钟 | 清除 | 置数 | P | T | Qn  |
| X  | L  | X  | X | X | 清除  |
| Ţ  | Н  | L  | X | X | 置数  |
| Ī  | Н  | Н  | Н | Н | 计数  |
| X  | Н  | Н  | L | X | 不计数 |
| X  | Н  | Н  | X | L | 不计数 |

#### 功能表(162/163)

|    | 输出 |    |   |   |     |
|----|----|----|---|---|-----|
| 时钟 | 清除 | 置数 | P | T | Qn  |
| Ţ  | L  | X  | X | X | 清除  |
|    | Н  | L  | X | X | 置数  |
| T  | Н  | Н  | Н | Н | 计数  |
| X  | Н  | Н  | L | X | 不计数 |
| X  | Н  | Н  | X | L | 不计数 |

在可逆计数器中,74190、74LS190、74HC190为可予置BCD十进制同步可逆计数器(带方式控制);74191、74LS191、74HC191为可予置四位二进制同步可逆计数器(带方式控制);74192、74LS192、74HC192、74C192为可予置BCD十进制同步可逆计数器(双时钟带清除);74193、74L193、74LS193、74HC193、74C193为可予置四位二进制同步可逆计数器(双时钟带清除)。

# 四、实验内容

- 1. 用 74LS161 构成模 N=5 计数器
- (1) 反馈清"0"法: 计数到 N, 异步清"0"。

其逻辑图如图 7-1 (a) 所示。该方法产生的波形有毛刺,清"0"不可靠。

(2) 反馈置数法: 检测末态, 予置初态。

四位二进制计数器有十六种状态,任取其中五个连续状态作为计数序列。具体的做法 有两种:

- (a)置计数器初态为 $S_0$ =0000,计数器末态为 $S_{N-1}$ =0100, $L_D$ = $\overline{Q_C}$ 。其逻辑图如图 7-1(b)所示。
  - (b) 利用串行进位输出 $O_{C}$ ,同步予置补数( $2^{K}$ -N),N=5,一片 74LS161,K=4,

故予置数为 $2^4$ -5=11(1011) $_2$ , $L_D=\overline{O_C}$ 。其逻辑图如图 7-1(c)所示。



图 7-1 用 74LS161 构成模 N=5 计数器

- 2. 用 74LS290 构成模 N=7 计数器
  - (1) 反馈清"0"法: 计数到 N, 异步清"0"

$$S_N = S_7 = \begin{cases} Q_D Q_C Q_B Q_A = 0111(842174) \\ Q_A Q_D Q_C Q_B = 1010(542174) \end{cases}$$

下图 7-2 (a) 是以 5421 码形式设计的七进制计数器, 若用 8421 码形式, 则需加逻辑门, 故不可取。

(2) 反馈置数法: 计数到 N-1, 异步置 9

下图 7-2(b) 是以 8421 码形式构成的七进制计数器逻辑图。

一片 74LS290 可实现模 N≤10 的任意进制计数。



图 7-2 用 74LS290 构成模 N=7 计数器

# 3. 试用十六进制计数器 74LS161 设计模 N=99 计数器。



图 7-3 模 99 计数器——反馈清零法

图中的 RS 触发器的作用是提高复位的可靠性,避免由于器件参数的离散性造成的复位不可靠错误。电路的工作原理由读者自行分析。若改变与非门 74LS20 输入端反馈连接线,就可获得任意进制计数器。

用反馈清"0"法设计的计数器存在一个毛刺。它正是靠这一毛刺来修正模值的,为避免 计数毛刺,可采用反馈置数法。

4. 用反馈置数法设计模 N=99 计数器(器件选用 74LS161)

用反馈置数法设计模 N 计数器,有两种计数序列可供选择。

一种是将(N-1)进行二进制分解后,取出所有为"1"位"与非"后加到 LD 端,且令 予置数 DCBA=0000

因  $16^1$  < (99-1) <  $16^2$  , 故用两只 74LS161 级联,将模值 98 化为二进制数

# (01100010)2,故反馈函数为

$$F = \overline{y_6 y_5 y_1}$$

所设计的模 99 计数器如图 7-4 所示。

第二种选取计数序列的方法是使用最后N个计数值,用 $O_c$ 作为反馈控制,并且同步予置N的补数( $16^K-N$ ),K=2,N=99。因 256-99=157=(10011101) $_2$  ,所以在并行数据输入端置代码 $I_7I_6I_5I_4I_3I_2I_1I_0$ =10011101。由此设计得到的模 99 计数器如图 7-5 所示。该计数器的计数序列是 10011101 到 11111111,恰为模 99 计数,改变 $I_7\sim I_0$  的数据,则可改变计数器的模,故而可实现可编程计数器。



图 7-4 模 99 计数器——反馈置数法



图 7-5 模 99 计数器——可编程计数器

## 五、实验报告

详细分析实验结果。总结各种计数器在使用上的异同点,总结实现 N 进制计数器的不同方法。